基于cadence软件的高速SDRAM设计

论述了同步动态SDRAM与高速DSP处理芯片TMS320C6701接口的高速PCB板的设计过程.介绍高速PCB设计的思路和应用CadencePSD高速PCB设计软件进行板上信号完整性分析的方法,通过对器件的IBIS模型进行仿真,依靠仿真结果指导设计和制作,并经过实际试验,其测试结果与仿真结果基本吻合.系统实现了最佳性能,提高了工作效率,缩短了研发周期.

设计技巧:如何利用IBIS 模型研究信号完整性问题?

Bonnie C. BakerBonnie C. Baker作者:Bonnie C. Baker,德州仪器 (TI) 高级应用工程师
本文是关于在印刷电路板 (PCB) 开发阶段使用数字输入/输出缓冲信息规范 (IBIS) 模拟模型的文章。本文将介绍如何使用一个 IBIS 模型来提取一些重要的变量,用于信号完整性计算和确定 PCB 设计解决方案。请注意,该提取值是 IBIS 模型不可或缺的组成部分。

公司信息: