《赛灵思中国通讯软件刊》创刊号闪亮登场

《赛灵思中国通讯软件刊》专门面向应用和嵌入式软件开发人员的一本全新杂志,致力于帮助其打造更智能、互联和差异化的下一代系统

赛灵思今天宣布即日发布首期《赛灵思中国通讯软件刊》,这是一本面向应用和嵌入式软件开发人员的季刊杂志,致力于帮助他们打造更智能、互联和差异化的下一代系统,以满足5G 无线、SDN/NFV、视频视觉、ADAS、工业物联网和云计算等快速发展市场的需求。该杂志面向采用 C/C++ 和 OpenCL 等高级语言编程的开发人员,帮助他们了解和充分发挥赛灵思AllProgrammable 器件相对于传统软件可编程器件明显的性能功耗比优势以及任意连接功能。

清除通向基于FPGA的OpenCL数据中心服务器的障碍

赛灵思SDAccel 环境能在FPGA 上提供类似CPU的开发与运行时间体验,减轻数据中心设计负担。

作者:Devadas Varma,赛灵思公司SDAccel和Vivado高层次综合事业部高级工程总监。 Dvarma@xilinx.com
Tom Feist 赛灵思公司设计方法市场营销部高级总监 Tfeist@xilinx.com

从支持中小机构运作的服务机房,到支持美国大型企业和提供云计算服务接入的企业级数据中心,数据中心在现代经济中发挥着骨干作用。根据自然资源保护委员会的统计,数据中心是美国用电量最大、增长最快的用电大户之一。2013 年美国数据中心估计耗电约910亿千瓦时,超过纽约市全部居民用电的两倍以上,而且到2020 年用电量有望达到1400 亿千瓦时[1]。很明显,降低用电对于扩展数据中心,提升可靠性和降低运营成本具有重要意义。

公司信息: 

Xilinx发布新版SDAccel开发环境加速数据中心应用

完整的OpenCL、C和C++开发环境,将数据中心的性能功耗比提升高达25倍

All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出面向OpenCL™、C和C++的2015.1版本SDAccel™ 开发环境。SDAccel是面向系统和软件工程师而打造的SDx™系列开发环境成员之一,可将利用FPGA实现数据中心应用加速的性能功耗比提升高达25倍之多。新版SDAccel™开发环境增强了SDAccel集成开发环境(IDE)的特性,扩展了OpenCL标准合规性,并拥有了一个由SDAccel认证联盟成员所组成的更强大的生态系统,用以提供平台、库和设计服务。

公司信息: 

Xilinx 面向OpenCL、C和C++的SDAccel开发环境通过Khronos一致性测试

行业首个为FPGA带来完全类似CPU/GPU开发和运行时间体检的开发环境现已通过OpenCL一致性测试

All Programmable技术和器件的全球领先企业赛灵思公司 (NASDAQ: XLNX) 今日宣布,其面向OpenCL™、C和C++ 的SDAccel™ 开发环境现已顺利通过Khronos OpenCL 1.0标准一致性测试。OpenCL标准为软件开发人员提供了一个统一的编程环境,使其能够编写高效且可移植的代码,从而能够在赛灵思FPGA上轻松加速各种算法。作为赛灵思SDx™系列的最新成员,SDAccel包含一个面向OpenCL、C和C++语言的架构最优化编译器,且实践证明SDAccel相对于CPU或GPU将单位功耗性能提高达25倍,性能和资源利用率更是其他FPGA解决方案的3倍。

公司信息: 

Xilinx SDAccel 环境: 为数据中心带来最佳单位功耗性能

引言
数据中心运维人员总是不断在寻求更高的服务器性能。目前,他们主要是通过易于编程的多核CPU 和GPU 来开发应用,但CPU 和GPU 都遇到了单位功耗性能的瓶颈壁垒。从事海量数据中心应用开发(如密钥加速、图像识别、语音转录、加密和文本搜索等)的设计人员既希望GPU 易于编程,同时又希望硬件具有低功耗、高吞吐量和最低时延功能。然而,多核CPU和GPU 加速器在可扩展性上存在严重的问题:客户希望用简单的全高度插入式PCIe 开发板作为数据中心服务器的应用加速器。这种开发板经配置可运行高功率图形卡,但客户同时希望功耗不超过25W,以便最大化可扩展性并最小化总功耗。

公司信息: 

Altera加入嵌入式视觉联盟

FPGA并行体系结构和OpenCL加速视觉处理器算法的实现

Altera公司(NASDAQ: ALTR)今天宣布,加入嵌入式视觉联盟(Embedded Vision Alliance, EVA)——该行业组织是计算机视觉实际应用开发的技术供应商联盟。Altera为这一组织带来了专业的可编程逻辑技术,支持系统设计人员使用FPGA、SoC、IP,以及设计工具实现工业、监控、汽车、军事、广播和消费类等领域的嵌入式视觉应用。

公司信息: 

Altera面向OpenCL的SDK实现Khronos标准

Altera使用高性能Stratix V FPGA通过了OpenCL一致性测试,并且演示其基于ARM的Cyclone V SoC的面向OpenCL的SDK

Altera公司(NASDAQ: ALTR)今天宣布,其面向OpenCL的SDK通过OpenCL 1.0标准一致性测试,并被收录在Khronos集团OpenCL一致性产品名录。Altera是唯一能够提供FPGA最优OpenCL解决方案的公司,支持软件开发人员充分利用FPGA大规模并行体系结构来实现系统加速。Altera将在10月16-17日在加州圣克拉拉举办的2013 Linley处理器大会上演示其OpenCL解决方案。

公司信息: 

将FPGA生产力提升高达15倍!Xilinx与生态伙伴启动All Programmable抽象化计划

[[wysiwyg_imageupload:3244:]]公司推出的这一将软件、模型、平台和基于IP设计环境融为一体的抽象化计划,致力于满足更多系统和软件、硬件开发人员的需求All Programmable FPGA、SoC和3D IC的全球领先供应商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布启动All Programmable抽象化计划,帮助硬件设计人员提高生产力并力助系统及软件开发人员直接利用All Programmable FPGA、SoC和3D IC。赛灵思及其生态系统联盟成员,包括MathWorks公司、美国国家仪器公司(NI)现在即可支持一个软件、模型、平台和基于IP设计环境的整合。上述这些环境不仅支持C、C++、SystemC等高级图形化和文本化编程语言,而且很快即将支持OpenCL™语言(Open Computing Language,开放计算语言 ),利用高级自动化技术可将这些语言转化为优化的实现方案。实践证明,上述这些软件及系统级抽象化补足了以硬件为中心的IP集成和C语言设计抽象化,与采用传统RTL流程相比可将复杂FPGA和SoC的开发速度提升高达15倍。

公司信息: 

Altera开始广泛提供面向OpenCL的SDK以及现成的电路板

提供面向OpenCL的SDK以及现成的电路板提供面向OpenCL的SDK以及现成的电路板Altera的 OpenCL SDK生态系统包括开发板,实现了高功效、高性能异构计算解决方案
Altera Corporation (NASDAQ: ALTR)今天宣布,开始广泛提供面向OpenCL的SDK,支持第三方产品电路板。
提供面向OpenCL的SDK,软件编程人员可以使用高性能可编程逻辑器件。今天同时发布的新闻还有,Altera宣布优选电路板合作伙伴计划,支持第三方电路板供应商与Altera密切合作,使得这些供应商可以设计实现基于Altera可编程器件的最优量产电路板。通过优选电路板合作伙伴所提供的第三方电路板,以及面向OpenCL的SDK,软件编程人员可以很容易地使用高级语言实现高性能FPGA设计。

公司信息: 

Altera宣布首款支持FPGA的OpenCL工具--- 进一步加速了FPGA在异构系统中的应用

OpenCL软件开发套件支持开发人员充分发挥FPGA的性能和效能优势OpenCL工具支持开发人员充分发挥FPGA的性能和效能优势OpenCL软件开发套件支持开发人员充分发挥FPGA的性能和效能优势
Altera公司(Nasdaq: ALTR) 今天宣布,提供FPGA业界的第一款用于OpenCL™ 的软件开发套件(SDK) (开放计算语言) 的软件开发套件,它结合了FPGA强大的并行体系结构以及OpenCL并行编程模型。利用这一SDK,熟悉C语言的系统开发人员和编程人员能够迅速方便的在高级语言环境中开发高性能、高功效、基于FPGA的应用。Altera面向OpenCL的SDK使得FPGA能够与主处理器协同工作,加速并行计算,而功耗远远小于硬件方案。Altera将在SuperComputing 2012 430号展位演示面向FPGA的OpenCL的性能和效能优势。

公司信息: 

Altera通过早期使用计划,让客户提前了解面向FPGA的OpenCL效能优势

OpenCL为用户提供了明显的产品及时面市优势OpenCL为用户提供了明显的产品及时面市优势客户能够提前了解OpenCL是怎样简化FPGA开发的
Altera公司(NASDAQ: ALTR)今天发布其面向FPGA的OpenCL (开放计算语言)早期使用计划(EAP),支持客户提前了解Altera面向FPGA的OpenCL解决方案。采用这一开放标准,设计团队可以在高级C语言框架中面向FPGA设计他们自己的系统和算法,大大简化了FPGA的开发。作为EAP计划的一部分,客户能够预先了解Altera的OpenCL解决方案,参加面向FPGA的OpenCL培训课程,获得相关资料,观看其技术演示。

公司信息: 

用OpenCL开发嵌入式混合代码

用OpenCL开发嵌入式混合代码用OpenCL开发嵌入式混合代码 开放运算语言(OpenCL)是处理异构运算内核如CPU和图形处理单元(GPU)的标准和程序架构,可进行密集运算的算法。
MARK BENSON, LOGIC PD的软件策略总监
近几年来,处理器从最求高性能转向追求多内核。这种改变主要是由于量子效应(quantum effects)的作用难以实现高性能和低功耗的兼得,因而需要加速开发新的软件技术。这些技术属于通用运算块,不但可应用于异构多核CPU,还可以应用于图形加速器、数字信号处理器(DSP)以及现场可编程门阵列(FPGA),以加速算法,应对日益提高的运算性能要求。

Portland Group发布OpenCL多核ARM处理器编译器

OpenCL是一个异构计算机系统编程模型OpenCL是一个异构计算机系统编程模型Portland Group™ (PGI)发布基于ARM内核的ST-Ericsson NovaThor™移动平台专用PGI OpenCL开发框架。该开发框架包括1个把多核ARM CPU视为一个计算设备的PGI OpenCL编译器,并增强了OpenCL GPU(图形处理器)编译器功能。NovaThor是一个高集成度的完整的移动平台,整合了性能和功耗均优化的多核 ARM® Cortex™ A系列CPU、先进的图形处理器、性能强大的多媒体引擎和最新的移动宽带和通信接口技术。新框架的发布让Portland Group的产品线覆盖OpenCL和多核ARM微控制器。