利用基于FPGA的模糊控制器控制蔗糖提取

作者:Deepali Vyas 在读硕士研究生 印度拉贾斯坦 Lakshmangarh市Mody科技大学 deepalivyas100@yahoo.com

Yogesh Misra 研究员 印度拉贾斯坦 Chittorgarh 市 Mewar 大学 yogeshmisra@yahoo.com

H. R. Kamath 主任 印度中央邦 Indore 市 Malwa 理工学院 rskamath272@gmail.com

采用赛灵思 Virtex-6 FPGA 实现的三输入模糊控制器可在甘蔗制糖过程中保持甘蔗水平高度。

食糖是日常生活中广泛使用的重要食品配料成分。全球一半以上的原糖都从甘蔗中榨取获得。印度是仅次于巴西的世界第二大食糖生产国,从事甘蔗种植的农民及其家属数量有 6000 万,产值达 120 亿美元。

公司信息: 

快速通往量产的四个步骤:利用基于模型的设计开发软件定义无线电

第三部分—利用硬件在环验证S模式信号解码算法
作者:Di Pu和Andrei Cozma
简介
在MATLAB或Simulink®中实现信号处理算法之后,合乎逻辑的下一步是利用从实际要使用的SDR硬件平台获得的真实数据验证算法的功能。首先是利用从系统获得的不同输入数据集来验证算法。

公司信息: 

Xilinx推出Vivado设计套件HLx版 为主流系统及平台设计人员带来超高生产力

HLx 配合补充 SDx 环境,用于创建并扩展部署可复用的 All Programmable 系统平台
赛灵思公司今天宣布推出 Vivado® 设计套件 HLx 版本,为All Programmable SoC 和 FPGA以及打造可复用的平台提供了全新超高生产力设计方法。新版 HLx 包括 HL 系统版本、HL 设计版本和 HL WebPACK™ 版本。

公司信息: 

云中的机器学习:FPGA上的深度神经网络

作者:Nagesh Gupta 创始人兼 CEO Auviz Systems Nagesh@auvizsystems.com

凭借出色的性能和功耗指标,赛灵思 FPGA 成为设计人员构建卷积神经网络的首选。新的软件工具可简化实现工作。

人工智能正在经历一场变革,这要得益于机器学习的快速进步。在机器学习领域,人们正对一类名为“深度学习”算法产生浓厚的兴趣,因为这类算法具有出色的大数据集性能。在深度学习中,机器可以在监督或不受监督的方式下从大量数据中学习一项任务。大规模监督式学习已经在图像识别和语音识别等任务中取得巨大成功。

在低成本FPGA开发板上实现Oberon系统

Niklaus Wirth 教授(已退休)瑞士苏黎世瑞士联邦理工学院(Swiss Federal Institute of Technology)(ETH) wirth@inf.ethz.ch

赛灵思 Spartan-3开发板成为作者改进其软件教育用的Oberon 编程语言和编译器的基础。

1988 年,Jürg Gutknecht 和我一起完成并出版了Oberon 编程语言[1,2],其为我职业生涯早期开发的另外两种编程语言Pascal 和Modula-2 的后续版本。与Modula-2 相比,我们最初设计Oberon 编程语言力求更加精简和高效,以便能够更好地帮助教学人员为计算机科学专业的学生教授系统编程。我们再接再励,于1990 年针对可采用windows 系统和具有字处理能力的工作站开发了Oberon 操作系统(OS),以此作为工作站的现代实现方式。接着,我们出版了一本书,名为《Project Oberon》,详细讲解了Oberon 编译器以及与之同名的操作系统。此外,书中还包括详细的指令和源代码。

公司信息: 

Xilinx低端产品系列的产品列表和产品选择指南

Xilinx低端产品系列的产品列表和产品选择指南

对于需要低成本、低密度可编程解决方案的应用而言,Xilinx 全可编程低端产品系列可为各种标准的集成度、性能及功耗提供最丰富的特性集以及最低成本的解决方案。

如此多选项,该如何选择?我们可帮助您把您的应用需求映射至器件功能,让选择变得简单易行。这一简单易用的指南不仅将重要器件指标进行了细分,而且还以图形方式显示 Xilinx 低端 FPGA 及全可编程 SoC 产品系列的主要产品特性。每个器件系列都能为目标应用提供最大价值:

  • Artix®-7 FPGA:专为收发器而优化
  • Spartan®-6 FPGA:专为 I/O 而优化
  • Zynq®-7000 全可编程 SoC: 面向系统集成和优化
  • 公司信息: 

    Xilinx 28nm产品累计营收超10亿美元里程碑,市场份额高达65%

    Xilinx 在28nm工艺节点实现重大里程碑,比此前任意工艺节点提前3个季度实现累计营收超10亿美元
    赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布其在28nm工艺节点上实现了重大里程碑——累计产品营收超过10亿美元,比此前任意工艺节点达到这个目标提前3个季度。除此之外,赛灵思自2012年28nm产品出货以来,在该工艺节点的市场份额现已累计达到65%。除了在2014年达成大约65%的28nm市场份额外,赛灵思更于刚刚过去的2015年3月当季超过了其28nm的营收目标,显示了持续发展的良好势头。

    公司信息: 

    Xilinx发布新一代IP视频连接解决方案满足新兴全IP网络需求

    新型连接解决方案支持广播与专业音视频市场“任意媒体任意网络传输”

    赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出新一代IP视频传输连接解决方案,以满足行业向全IP网络过渡的需求。这些最新的连接解决方案为广播与专业音视频市场提供了“任意媒体任意网络传输”的传输能力。赛灵思提供SMPTE ST 2022-1,2与SMPTE ST 2022-5.6IP核和参考设计,从而可为上传和发送网络定义并部署各种IP视频传输协议。这些IP核可将多个经压缩的JPEG 2000或MPEG传输流 (MPEG-TS)或未压缩的SDI流封装到1Gb和10Gb以太网IP网络上,并提供可选的前向纠错(FEC)功能以恢复丢失的数据包和提升媒体传输可靠性。

    公司信息: 

    英特尔收购Altera的传闻四解----FPGA计算机?不是没有可能哦

    2007年前后,业界曾经探讨过FPGA计算机的可能性,但是由于当时FPGA的性能还不是很强大,且开发门槛较高,这样的探索后来就销声匿迹了,近日,随着英特尔收购Altera的传闻日盛,关于FPGA计算机的话题也有走热的趋势,结合和产业朋友交流的心得和一些网上的资料,今天就分析分析FPGA计算机的发展趋势。

    Xilinx SDAccel和SDNet双双荣膺Lightwave创新奖

    光网络行业高度肯定赛灵思为系统工程师和软件工程师所提供的出色的技术支持,帮助他们充分利用全可编程逻辑和SoC器件的优势
    All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布其SDAccel™和SDNet™软件定义开发环境凭借其出色的技术成就双双荣膺2015年Lightwave创新奖。Lightwave创新奖旨在表彰光网络行业中的顶尖产品和解决方案,所有奖项均由第三方光纤网络专家组成的独立评审团所选出。

    公司信息: 

    Vivado使用误区与进阶——XDC约束技巧之I/O篇 (上)

    作者:周丽娜(Ally Zhou ),Xilinx工具与方法学应用专家

    《XDC约束技巧之时钟篇》中曾对I/O约束做过简要概括,相比较而言,XDC中的I/O约束虽然形式简单,但整体思路和约束方法却与UCF大相径庭。加之FPGA的应用特性决定了其在接口上有多种构建和实现方式,所以从UCF到XDC的转换过程中,最具挑战的可以说便是本文将要讨论的I/O约束了。

    I/O 约束的语法

    公司信息: 

    Xilinx与Xylon联合发布领先的2D/3D环视系统自动多摄像头图形拼接IP

    采用logiOWL IP的Automotive logiADAK 3.0高级驾驶员辅助开发套件,能在数秒内精确完成整车多摄像头校准

    赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))携手Xylon公司今天共同宣布推出最新面向2D/3D环视系统的业界领先的自动多摄像头图形拼接IP。采用logiOWL IP的Automotive logiADAK 3.0 高级驾驶员辅助开发套件,能帮助一级汽车电子供应商和OEM生产商在数秒内精确完成整车多摄像头校准。

    logiADAK 3.0汽车驾驶员辅助套件中的新型logiOWL IP基于Zynq®全可编程SoC,不仅可提高设计精度,降低因手动校准过程产生的制造成本,而且还能缩短最终测试验证时间。采用logiOWL的自动校准完全嵌入在车辆中运行,只需10秒就能完成整车级的多摄像头校准。多摄像头校准过程无需复杂的校准站点,既经济又简单,能在修配车间轻松执行,无需专门培训。

    带自动校准功能的Automotive logiADAK 3.0高级驾驶员辅助开发套件包括:
    • 360度环视——提供3D和鸟瞰视图模式,能使用多达6个摄像头,支持商用卡车等大型车辆的快速开发。
    • 后视摄像头——提供多种可定制的视图模式,包括后方交叉道路指示。

    公司信息: 

    深度解读Xilinx 16nm FinFET FPGA的四大亮点

    作者:张谊
    2015年,基于FinFET 工艺的IC产品将大量面市,除了英特尔的X86处理器和一些ASIC处理器外,FPGA也正式步入FinFET 3D晶体管时代,2月23日,羊年大年初五,赛灵思率先发布基于16nm FinFET 3D晶体管的FPGA新品,再次创下业界第一,开启了FinFET FPGA的新时代。与ASIC或者X86处理器相比,FinFETFPGA要复杂得多,它不是简单地把最底层的晶体管结构改变那么简单,它不但需要配套的开发工具的支持还需要在FPGA的内部结构上做革新,这样才可以把FinFET结构的优势发挥出来。

    公司信息: 

    Xilinx宣布业界最大容量半导体器件开始发货

    率先发货的VirtexUltraScale VU440 FPGA,拥有提供超过5000万个ASIC等效门及高出竞争产品4倍的容量,是新一代 ASIC和复杂 SOC原型设计及仿真应用的理想选择

    All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布其业界首款拥有400万逻辑单元的半导体器件开始出货。该器件可提供超过5000万个ASIC等效门,容量比竞争产品高出4倍。首批发货的Virtex®UltraScale™ VU440 FPGA是新一代 ASIC和复杂SOC 原型设计及仿真应用的理想选择。

    VirtexUltraScale VU440 FPGA凭借其5000万个ASIC等效门的容量以及业界最高I/O数量,并通过利用UltraScale架构的类似ASIC时钟功能、新一代布线以及逻辑块增强功能,提供了业界最佳的器件利用率,从而使其成为ASIC原型设计和大规模仿真应用的理想选择。

    公司信息: 

    Xilinx 面向OpenCL、C和C++的SDAccel开发环境通过Khronos一致性测试

    行业首个为FPGA带来完全类似CPU/GPU开发和运行时间体检的开发环境现已通过OpenCL一致性测试

    All Programmable技术和器件的全球领先企业赛灵思公司 (NASDAQ: XLNX) 今日宣布,其面向OpenCL™、C和C++ 的SDAccel™ 开发环境现已顺利通过Khronos OpenCL 1.0标准一致性测试。OpenCL标准为软件开发人员提供了一个统一的编程环境,使其能够编写高效且可移植的代码,从而能够在赛灵思FPGA上轻松加速各种算法。作为赛灵思SDx™系列的最新成员,SDAccel包含一个面向OpenCL、C和C++语言的架构最优化编译器,且实践证明SDAccel相对于CPU或GPU将单位功耗性能提高达25倍,性能和资源利用率更是其他FPGA解决方案的3倍。

    公司信息: 

    创客还不够,极客才是改变世界的力量!我们来了!

    1月26日,创新网“蒲公英FPGA极客小组”成立仪式诚邀请您出席!

    乔布斯、比尔盖茨、扎个伯格、史蒂夫•沃兹尼克…..他们是一连串改变世界的人,他们有个共同的身份就是极客!要改变世界,创客还不够,我们还需要极客!30年前,也有一叫Ross Freeman极客发明了一块全部由“开放式门”组成的计算机芯片,其专利号为 4,870,302。采用这种芯片,工程师可以根据需要进行编程,添加新的功能,并可在设计的最后阶段进行修改。这就是FPGA的最早雏形!30年后,FPGA已经改变了世界。

    30年后,2015年1月26日,创新网“蒲公英FPGA极客小组”成立仪式(成立仪式获得赛灵思授权分销商科通集团的赞助)将在深圳举行,创新网“蒲公英FPGA极客小组”是由一群对FPGA极端热情和疯狂的人组成的圈子,它以FPGA应用创新为宗旨,以协作开发、共享创意和众包开发创新项目,这个极客小组将颠覆未来的方案开发和创意实现模式。在此,我们邀请所有关注FPGA,关注创新设计的朋友们报名参加成立仪式。人数暂定50人,报名名额先到先得。

    Xilinx中国通讯杂志 2014 冬季版现已推出!

    《赛灵思中国通讯》杂志第 54 期的封面故事深入地介绍了 Xilinx UltraScale™ 架构增强功能如何完美结合 Vivado® 设计套件中节省时间的工具,以帮助您加速构建出色的系统。

    本期推荐阅读的巧妙设计方法和 "how-to" 的技术文章,包括:

  • 利用 Xilinx UltraScale 架构大幅提升生产力
  • UltraScale 提供板载 Interlaken,实现高带宽设计
  • 利用 FPGA 对大规模 MIMO 信道进行特性描述
  • 利用 Zynq® SoC 简化 4K 电视开发
  • 用 Vivado IPI 和赛灵思 IP 实现更快速的设计输入
  • FPGA 设计规划框架
  • 公司信息: 

    Xilinx携手NXP降低无线基础架构无线电的资本和运营支出

    赛灵思推出与NXP Gen9射频功率晶体管兼容的新一代CFR和DPD IP,将功率晶体管效率提高到50%

    赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))和恩智浦半导体公司(NXP Semiconductors(NASDAQ: NXPI))联手宣布,他们将携手降低无线基础架构无线电的资本支出(CapEx)和运营支出成本(OpEx)。两家公司一直保持通力合作,致力于让客户能够快速方便地将赛灵思最新峰值因数抑制(CFR)和数字预失真(DPD) SmartCORE™IP与NXP的Gen9 LDMOS射频高效功率放大器技术完美集成。NXP先进的功率放大器器件和赛灵思的All Programmable器件及无线电IP的无缝组合,使客户能够实现更小、更轻、可靠性更高的无线电设备,非常适用于新一代无线基础架构设备。

    公司信息: 

    Xilinx宣布出货其第四款20 nm UltraScale器件

    KintexUltraScale KU115 FPGA器件现已出货

    赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布Kintex®UltraScale™ KU115 FPGA器件正式出货,从而使得其进一步扩展了其20 nm产品阵容。作为KintexUltraScale系列的旗舰产品,KU115不仅在单个可编程器件中集成了最多的DSP数量,更是增加了一倍可用的DSP资源。经过DSP优化的 KU115 FPGA器件,主要针对包括数据中心、视频与医疗成像、广播系统以及雷达等在内的数据中心计算加速和信号处理应用。 KU115现已开始向多家客户发货,这是赛灵思向市场成功交付的第四款 20 nm UltraScale器件系列。UltraScale系列的采用势头以及用户的反馈表明,该系列器件能够给赛灵思客户带来巨大价值,比如Google地图工程师就发现此款器件助力了其世界地图的绘制。

    公司信息: 

    随手拍,让我们来一次拉轰的All Programmable创新秀——赛灵思中文社区“秀赛灵思All Programmable风采,赢精美平板”活动介绍

    2014年11月,占据70%以上份额的赛灵思28nm All Programmable 产品及其应用方案,将在NI week、安富利2014 X-fest以及ARM技术研讨会三大活动中密集展示,为中国工程师的创新推波助澜!我们盛邀与会的工程师们参与一个随手拍随手播的活动,把您在任意一个研讨会上的所见所闻所思所想分享给更多致力于创新的行业,让我们携手来一次拉轰的FPGA创新秀活动!

    活动时间
    2014年11月4日----2014年12月26日

    公司信息: