2011年xilinx竞赛-可编程SOC设计导论

2011年xilinx竞赛-可编程SOC设计导论

2011年xilinx竞赛-可编程-SOC实验(二)

2011年xilinx竞赛-可编程-SOC实验(二)

2011年xilinx竞赛-可编程-SOC实验(一)

2011年xilinx竞赛-可编程-SOC实验(一)

Xilinx首批Artix-7 FPGA正式出货,为便携式和小型产品树立全新性能标准

Artix-7以最低功耗和最低成本树立全新的FPGA性能标准Artix-7以最低功耗和最低成本树立全新的FPGA性能标准以最低功耗和最低成本树立全新的FPGA性能标准
赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布其旗下首批Artix™-7 FPGA 系列产品正式出货。该新型器件将FPGA 技术的触角延伸至那些小型、低成本可编程器件,然而性能传统上却只有Virtex® FPGA才能满足的高性能应用领域。随着Artix-7 FPGA的发货,不论是便携式医疗设备、手持无线电设备、小型蜂窝基站,还是众多分别采用其各种技术架构的尖端专业级应用,其制造商们现在都能利用高端 All Programmable FPGA的功能,持续开发更多的新产品,不断扩大其市场版图。

公司信息: 

面向全球学术界免费开放,Xilinx与亚洲第一大学建立联合实验室

赛灵思公司代表和香港科技大学代表合影留念赛灵思公司代表和香港科技大学代表合影留念该联合实验室将联合赛灵思强大的技术支持,以及香港科技大学在亚洲的影响力,提供先进的设备和精品课程面向全球学术界免费开放。同期,赛灵思还面向约50名来自中国大陆和香港的教授,举行为其两天的赛灵思大学计划免费专题培训。
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布6月25日与蝉联Quacquarelli Symonds(QS)亚洲大学排名第一的香港科技大学(简称香港科大)建立赛灵思-香港科技大学联合实验室,并同期举行为期两天的专题培训。赛灵思公司全球高级副总裁兼首席技术官(CTO)Ivo Bolsens与香港科技大学副校长(研发及研究生教育)李行伟 (Joseph Lee)共同为联合实验室挂牌并签署了合作协议。该联合实验室将借助香港科技大学在亚洲的影响力,开发高水平的课程课件,并向全球学术界免费开放。

公司信息: 

Xilinx CTO清华大学演讲描绘All Programmable蓝图

赛灵思高级副总裁兼首席技术官Ivo Bolsens发表主题演讲赛灵思高级副总裁兼首席技术官Ivo Bolsens发表主题演讲赛灵思大学计划将捐赠300块开发板;中国大陆首次捐赠行业第一个基于ARM的 Zynq™-7000,ZedBoard™开发套件,助力All Programmable SoC教学与科研
赛灵思公司(NASDAQ:XLNX)宣布近日在我国顶尖学府清华大学举行了一场由电子工程系主办的赛灵思大学计划活动。面对来自全国二十多所理工类高校的300多名老师和学生,赛灵思高级副总裁兼首席技术官Ivo Bolsens在清华大学罗姆电子工程馆3层报告厅做了“展望All Programmable全新设计时代”的主题演讲。

公司信息: 

Xilinx丰富 FEC IP核助力网络运营商降低运营和资本支出

该系列产品包括 GFEC、eFEC 和高增益 FEC(xFEC)解决方案该系列产品包括 GFEC、eFEC 和高增益 FEC(xFEC)解决方案 赛灵思在WDM 和下一代光网络大会上发布了综合而全面的前向纠错(FEC) IP核产品
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )在摩纳哥格里马尔迪会议中心举行的 2012 年 WDM 和下一代光网络大会上宣布推出前向纠错 (FEC) IP 核的延伸系列。该系列产品包括 GFEC、eFEC 和高增益 FEC(xFEC)解决方案,用于控制信号传输错误,延长传输距离,同时减少路线上再生器数量,从而有助于降低网络运营商的运营支出和资本支出。

公司信息: 

Xilinx丰富 FEC IP核鼎助网络运营商降低运营和资本支出

赛灵思在WDM和下一代光网络大会上发布了综合而全面的前向纠错(FEC) IP核产品
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )在摩纳哥格里马尔迪会议中心举行的2012年WDM和下一代光网络大会上宣布推出前向纠错 (FEC) IP核的延伸系列。该系列产品包括GFEC、eFEC和高增益FEC(xFEC)解决方案,用于控制信号传输错误,延长传输距离,同时减少路线上再生器数量,从而有助于降低网络运营商的运营支出和资本支出。

公司信息: 

第八届Digilent Design Contest中国区大赛圆满结束!

上海德致伦总裁赵峰博士发表讲话上海德致伦总裁赵峰博士发表讲话2012年6月9日,第八届Digilent Design Contest中国区决选圆满结束。本次大赛由上海德致伦电子科技有限公司(Digilent China)主办,Xilinx大学计划部、Cypress大学计划部和Microchip大学计划部承办。上海德致伦电子科技有限公司总裁赵峰博士、美国Digilent公司技术总监Josh Pederson、上海理工大学教授简献忠老师、Xilinx资深工程师陆佳华先生和上海德致伦技术主管姚琪先生出席本次大赛并担任评委。

Xilinx携手科通启动Zynq-7000 EPP全国6地巡回专题研讨会

[[wysiwyg_imageupload:1731:]]自赛灵思Zynq™-7000 EPP系列平台发布以来,其强大灵活的处理能力便受到广大嵌入式工程师的瞩目,为了早日将这一创新产品引入本土设计,科通集团现正式宣布联手All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX)联合宣布将在全国六大城市举办“2012年赛灵思&科通全球首款可扩展处理平台—Zynq™-7000系列专题研讨会”。6月19日该研讨会将从武汉拉开帷幕,之后覆盖上海、北京、成都、深圳、广州。

带来最新最权威免费课程,X-fest 研讨会将于7 月登陆亚洲16城市

[[wysiwyg_imageupload:1439:]]安富利电子元件亚洲正式启动X-fest 2012 技术研讨会注册安富利公司(NYSE: AVT) 旗下安富利电子元件亚洲(Avnet Electronics Marketing Asia)与赛灵思公司(NASDAQ: XLX) 今天宣布启动亚洲区X-fest 研讨会注册。X-fest 是深受FPGA、DSP 和嵌入式系统开发人员欢迎的、为期一天的培训活动。

公司信息: 

北京博电借助Xilinx FPGA以创记录的速度交付最新系列智能电网测试设备

PNF800 系列测试仪是一种高性能智能测试仪PNF800 系列测试仪是一种高性能智能测试仪运用赛灵思公司的Virtex®-6和Spartan®-6 FPGA,北京博电将设计周期缩短一半,同时将系统性能提升 80%。 使得北京博电继在行业内首次提出“智能测试”的概念之后,率先把概念变成了现实, 把国内的测试仪设备一举从光数字测试时代引入了智能测试时代。
赛灵思公司 (NASDAQ: XLNX)宣布北京博电新力电气股份有限公司(PONOVO POWER CO., LTD简称北京博电)通过采用赛灵思 Virtex®-6 和 Spartan®-6 FPGA,以创纪录的速度成功向市场交付了其最新系列高端智能继电保护测试仪—PNF800 系列和便携数字测试设备— PNS600 系列。PNF800的研制成功不但提升了保护测试领域内的技术水平,同时也引领了整个行业的技术发展趋势,使得北京博电继在行业内首次提出“智能测试”的概念之后,率先把概念变成了现实, 把国内的测试仪设备一举从光数字测试时代引入了智能测试时代。

公司信息: 

Xilinx在京成功举办Zynq中国合作伙伴峰会

[[wysiwyg_imageupload:1347:]]基于Zynq™-7000 EPP可扩展处理平台(Zynq™EPP),赛灵思动员中国合作伙伴共同开发增值解决方案及差异化设计,共飨行业第一款可扩展处理平台所带来的无限商机中国北京,2012518All Programmable技术和器件的全球领先企业赛灵思公司(NASDAQ: XLNX)宣布在中国举办Zynq中国合作伙伴峰会,来自赛灵思20个中国联盟合作伙伴的超过60位工程师、市场营销及专业销售参与了5月17日在赛灵思北京办公室举行的此次盛会。赛灵思亚太区渠道销售总监林世兆及全球合作伙伴生态系统及联盟高级总监Dave Tokic主持大会并针对赛灵思公认的28nm领先技术进行了精彩的主题演讲。

公司信息: 

赛灵思携手Digilent共推TTP课程培训及学术沙龙,第六、七期报名开始了!

TTP系列课程培训帮助学员熟悉和掌握Xilinx FPGA的开发流程TTP系列课程培训帮助学员熟悉和掌握Xilinx FPGA的开发流 第六、七期 5月19日、5月20日 地点:上海
XUP携手Digilent China(上海德致伦)开展TTP (Target Teaching Platform) 课程培训,向全国教育界提供完整的FPGA课程方案培训,旨在帮助您更快地将最新的FPGA技术流畅地应用到教学和科研工作中去。

公司信息: 

科通2012 Cadence & Xilinx Workshop成功举办

科通Cadence&Xilinx Workshop北京场部分学员合影科通Cadence&Xilinx Workshop北京场部分学员合影由科通举办的“科通2012 Cadence & Xilinx Workshop”深圳站、北京站活动已圆满结束。此次活动吸引了众多深圳、北京PCB、FPGA领域设计工程师参与,大家与Cadence原厂技术专家及科通Cadence、Xilinx产线FAE针对“加速Xilinx FPGAs的设计进程并同时优化PCB layout 设计”这一课题进行了深入地探论。

公司信息: 

赛灵思Vivado 设计套件介绍

Vivado 设计套件是赛灵思公司2012年4月25日正式全球公开发布的一款以 IP及系统为中心的新一代颠覆性设计环境 ,Vivado 设计套件致力于在未来十年加速“All-Programmable”器件的设计生产力。Vivado不仅能加速可编程逻辑和 IO 的设计速度,而且还可提高可编程系统的集成度和实现速度,让器件能够集成 3D堆叠硅片互联技术、ARM 处理系统、模拟混合信号 (AMS) 和绝大大部分半导体IP 核。Vivado 设计套件突破了可编程系统集成度和实现速度两方面的重大瓶颈,将设计生产力提高到同类竞争开发环境的4 倍。

详细介绍.......

赛灵思公司介绍

赛灵思公司(Xilinx, Inc.)是全球可编程平台领导厂商。1984年公司成立,总部位于美国硅谷,全球雇员超过3,000,全球客户超过20,000,有超过2500项专利,是可编程逻辑门阵列(FPGA)的发明者,也是Fabless代工生产模式的开拓者。

赛灵思致力于开发All Programmable的技术和器件,超越了硬件进入软件,超越了数字进入模拟,超越了单芯片进入了3D堆叠芯片。这些行业领先的器件与其新一代设计环境和IP相结合,可以满足从可编程逻辑到可编程系统集成领域更广泛的客户需求。如需了解更多信息,请访问赛灵思公司中文网站:www.xilinx.com/cn

互动活动欢迎参与

“Vivado--FPGA大猜想”活动正式在创新网赛灵思中文社区启动!欢迎参与!开动您的想象,用智慧换取精美礼品!

精彩观点

1、VIVADO——让你玩转设计积木,实现创意
2、Vivado-FPGA大猜想-设计工具认识
3、嵌入式领域专家何小庆对赛灵思vivado的评价

4、周立功----我宁愿这是一次革命性的创新,不管怎样也要尝试一下,以免错过机会

深度解读VIVADO设计套件

“Vivado取自意大利语,意为新的生活新的生命,它代表了赛灵思一种新的开发工具系列,这个系列和赛灵思传统的ISE一样,将不断推出新版本,帮助工程师实现高效的FPGA开发。”在Vivado设计套件新闻发布会上,赛灵思公司全球高级副总裁,亚太区执行总裁 汤立人 (Vincent Tong) 指出,详情......

深度解读

1、针对FPGA开发的革命性工具诞生!面向未来十年的 “All-Programmable”器件,赛灵思Vivado 设计套件震撼登场!
2、Vivado™ 设计套件答疑

3、赛灵思28nm:点燃设计创新的激情

4、赛灵思Vivado设计套件深度剖析---颠覆性来自哪里?

客户对 Vivado 设计套件的积极评价

自从四年前赛灵思开始 Vivado 设计套件的开发工作以来,就一直与数百家赛灵思联盟计划成员和客户保持密切联系,力求让新发布的工具达到成熟状态。每个成员都发挥了积极作用,确保赛灵思能够推出一款真正提高生产力的工具套件,帮助客户突破在新一代“All-Programmable”器件设计过程中所面临的集成和实现瓶颈。以下是客户对 Vivado 设计套件的评价。

EVE,软硬件协同验证
“赛灵思推出的 Vivado 设计套件和 Virtex-7 FPGA,使 EVE 等标准 FPGA 仿真供应商在产品性能和功能方面全面超越定制 ASIC 仿真供应商。”Luc BurgunCEO、总裁兼创始人

CoreEL Technologies,赛灵思联盟计划高级成员
“CoreEL 的 H.264/AVC 4:2:2 10 位 1080p60 解码器 IP 核已被授权给众多客户,用以满足客户的多种应用需求。这种 IP 相当复杂,要求使用高性能的 FPGA 工具。与早期流程相比,Vivado 工具能够为我们提供更长的运行时间,实现更加紧凑的布局规划,使我们能够在一天时间内开展更多实现工作,从而大幅提高生产力。此外,它还支持Synopsys 设计约束(SDC),让我们的设计工作更加方便,并且有助于更快地将设计集成于客户的设计流程中。”Sachin Vaish,工程设计经理

Fidus Systems 公司,赛灵思联盟计划高级成员
“作为赛灵思联盟计划的高级设计服务成员,Fidus 已经为北美的技术企业开发出了许多种基于赛灵思技术的尖端产品。Vivado 设计套件具备出色的用户界面,支持 System Verilog、SystemC、SDC 和 Tcl 等多种 ASIC 设计行业标准,这将大幅提高我们的设计生产力。赛灵思的 Vivado 设计套件带来了全新的业界基准,将进一步帮助 Fidus 向客户提供复杂、高质量、尖端的赛灵思设计。” John Bobyn,工程设计副总裁

Northwest Logic,赛灵思联盟计划高级成员
“我们很喜欢 Vivado 设计套件的开箱即用特性。我们利用这种工具实现我们的 Expresso 3.0 内核(PCI Express Gen3 x8),从一开始就取得了很好的效果。由于我们使用很多脚本,因此其基于 TCL 的特性对我们很有利,这将为我们提供丰富而强大的选项。此外,Vivado IP 打包程序功能使我们能够把自己的 IP 添加到Vivado 扩展 IP 目录中,便于客户利用我们的 IP。”Mark Wagner,高级设计工程师更多用户评价......

主编寄语

今天,随着半导体工艺技术的发展,FPGA已经变得日益强大,同时也变得更加复杂,这让设计工程师在享受其高性能的同时也承受着开发上的痛苦:大规模的设计协同、子系统的规划、时序收敛的处理、不同IP的调用等等都给工程师带来了更多的挑战,有没有更有效的方法或者工具来开发FPGA? 有!今天,赛灵思推出了革命性的Vivado 设计套件,它不再着眼于单一器件的开发,而是以 IP及系统为中心,从系统级层面实现FPGA,它也带来了生产效率的大提升,原来需要23分钟仿真的设计现在只需要3秒钟!而且真正实现了支持C语言开发FPGA,随着Vivado 设计套件的推出,FPGA开发将步入一个新的时代! 赛灵思Vivado 设计套件专题全面详细的介绍该套件的信息,有独家的一手的资讯和视频信息,祝您了解该套件的详细信息!如果对此专题有任何建议请发信到 service@eetrend.com 。

相关视频

   

传统FPGA开发与Vivado开发流程上的区别

传统FPGA开发流程 Vivado设计套件中的FPGA开发流程

Vivado 设计套件图片介绍

FPGA正成为一个All Programmable器件 Vivado 设计套件大大加速FPGA设计效率 Vivado 设计套件可以用“加速集成和加速实现”来概括 从以器件为中心的开发上升到以IP和系统为中心的开发 确定性收敛
赛灵思公司全球高级副总裁,亚太区执行总裁
汤立人介绍vivado
赛灵思希望看到或者想到“All Programmable”,你会想到赛灵思 Vivado要解决的就是加速生产力的问题:加速IP集成,加速实现, 生产力加倍 媒体对Vivado设计套件兴趣浓厚 Vivado震撼上市, 面向未来十年的All Programmable器件

Digilent携手Xilinx, ARM共同赞助MIT(麻省理工学院)第一届SoC挑战赛

MIT(麻省理工学院)第一届SoC挑战赛MIT(麻省理工学院)第一届SoC挑战赛Digilent携手Xilinx, ARM赞助MIT(麻省理工学院)第一届SoC挑战赛。.这项精英云集的赛事于2012年2月3日,在麻省理工学院顺利完成。学生参赛队使用Digilent的Nexys3 (Xilinx Spartan6) FPGA套件和ARM Cortex M0软核(IP Core)在四个星期内的建立各种项目,他们面临的挑战是要建立低成本而高性能的系统。Digilent和 ARM的工程人员先到麻省理工学院对学生进行为期一周的培训,然后学生用余下的三周来设计和完成具有独特创意的项目。

欢迎参加赛灵思网上研讨会:使用Xilinx FPGA在马达控制中实现最大化效率和精度

时间:2012年04月19日上午10:00~12:00
预先登记
预先提问
工业自动化、消费电子、医疗诊断以及机器人应用领域中,对马达控制提出了更高的要求。赛灵思FPGA为执行复杂的马达控制算法提供了其所需要的高性能和高集成度,可以完成传统MCU之外的功能,比如电机控制算法、提高效率、集成度和定制的安全策略等。本次研讨会介绍了马达控制应用中新的设计趋势和挑战,以及如何利用赛灵思及其联盟伙伴所提供的解决方案来达到严格的行业设计目标。研讨会还将包括一个用于无传感器磁场定向控制领域的新IP的概述,以及一个针对快速原型的新硬件开发平台的概述。

欢迎报名科通2012 深圳Xilinx&Cadence 研讨会!

加速Xilinx FPGAs的设计进程并同时优化PCB layout 设计,并帮组您实现成本节约。随着集成化程度的提高,印制板设计中FPGA引脚数量越来越多,设计难度越来越大,同时设计者为了成本考虑不想在PCB上加层又不想增加整个设计时间。Cadence FPGA设计平台正是为了应对如此挑战。

FPGA设计者,硬件设计师以及PCB设计人员致力于整个系统FPGA的pin脚分配上达成一致。在这次研讨会中,你将会了解FSP和Allegro结合xilinx平台在短时间内正确无误的完成设计,这样既可以节省更多设计时间又可减少PCB设计层数。

Xilinx携手Digilent共推TTP课程培训及学术沙龙

向全国教育界提供完整的FPGA课程方案培训向全国教育界提供完整的FPGA课程方案培训第二、三期 4月7日、4月8日 地点:上海
XUP携手Digilent China(上海德致伦)开展TTP (Target Teaching Platform) 课程培训,向全国教育界提供完整的FPGA课程方案培训,旨在帮助您更快地将最新的FPGA技术流畅地应用到教学和科研工作中去。TTP系列课程培训帮助学员熟悉和掌握Xilinx FPGA的开发流程,Xilinx CAD工具的使用,从基本的逻辑设计,DSP设计,到嵌入式系统开发,嵌入式Linux操作系统移植和开发,让学员全方位地掌握Xilinx FPGA各个层次的应用。

公司信息: