通信系统中,差分滤波器如何布局?

RF工程师在设计中常常会看到单端50Ω系统。有人认为,差分电路很难设计、测试和调试。另一方面,为了提高性能,通信系统常常要应用差分系统,尤其是IF级中。在这些困难中,差分滤波器是一个关键问题。

那么,问题来了——在通信系统中,差分滤波器该如何布局?

公司信息: 

用于高温电子应用的低功耗数据采集解决方案

作者:Jeff Watson 和 Maithil Pachchigar (ADI 应用工程师)

简介

越来越多的应用要求数据采集系统必须在极高环境温度下可靠地工作,例如井下油气钻探、航空和汽车应用等。虽然这些行业的最终应用不尽相同,但某些信号调理需求却是共同的。这些系统的主要部分要求对多个传感器进行精确数据采集,或者要求高采样速率。此外,很多这样的应用都有很严格的功率预算,因为它们采用电池供电,或者无法耐受自身电子元件发热导致的额外升温。因此,需要用到可以在温度范围内保持高精度,并且可以轻松用于各种场景的低功耗模数转换器 (ADC) 信号链。这类信号链见图1;该图描绘了一个井下钻探仪器。

公司信息: 

分析、优化和消除带VCO的锁相环在高达13.6 GHz处的整数边界杂散

作者:Robert Brennan

锁相环 (PLL) 和压控振荡器 (VCO) 输出特定频率的RF信号,理想情况下此信号应当是输出中的唯一信号。但事实上,输出中存在干扰杂散信号和相位噪声。本文讨论最麻烦的杂散信号之一——整数边界杂散——的仿真与消除。

公司信息: 

交错ADC揭秘

作者:Gabriele Manganaro 和 Dave Robertson

时间交错技术可使用多个相同的模数转换器[1] (ADC),并以比每一个单独数据转换器工作采样速率更高的速率来处理常规采样数据序列。简单说来,时间交错(IL)由时间多路复用M个相同的ADC并联阵列组成,如图1所示。这样可以得到更高的净采样速率fs(采样周期Ts = 1/fs),哪怕阵列中的每一个ADC实际上以较低的速率进行采样(和转换),即fs/M。因此,举例而言,通过交错四个10位/100 MSPS ADC,理论上可以实现10位/400 MSPS ADC。

公司信息: 

MEMS IMU/陀螺仪对准基础

作者:Mark Looney(ADI iSensor 应用工程师)

简介

对于在反馈环路中采用MEMS惯性测量单元(IMU) 的高性能运动控制系统,传感器对准误差常常是其关键考虑之一。对于IMU中的陀螺仪,传感器对准误差描述各陀螺仪的旋转轴与系统定义的"惯性参考系"(也称为"全局坐标系")之间的角度差。为了管控对准误差对传感器精度的影响,可能需要独特的封装、特殊的组装工艺,甚至在最终配置中进行复杂的惯性测试。所有这些事情都可能会对项目管理的重要指标,如计划、投资和各系统中IMU相关的总成本等,产生重大影响。因此,在设计周期的早期,当还有时间界定系统架构以实现最有效解决方案的时候,对传感器对准误差加以考虑是十分有必要的。毕竟,没有人希望在烧掉项目80%的计划时间和预算之后才发现,为了满足最终用户不容商量的交货要求,其并不昂贵的传感器需要增加数百甚至数千美元的意外成本,那样可就糟糕至极了!

公司信息: 

数据耦合器的增强隔离

触电安全的主要原则是,在危险加电电路与电气器件用户可接触的任何导体间必须存在相当于两个独立绝缘系统的屏障。绝缘系统之一可为安全接地机壳加上单个内部绝缘层。另一种方法是配置两个绝缘系统以提供冗余保护。因此,使用双重绝缘方法的复杂电气系统要求在不损失信号完整性的前提下通过两个绝缘层进行电流隔离通信,这就需要具有等效电气强度和双冗余绝缘系统可靠性的器件。这种器件称为加强绝缘器件,依靠结构、型式试验和生产中持续监控来确保与两个独立系统具有同等的安全性。

公司信息: 

微功耗IC免除心率监护仪的后顾之忧

作者:David Guo,ADI公司应用工程师

内容提要:运用多种最新微功耗、高精度IC芯片,可以设计出一款功能更加齐全的低功耗心率监护仪(HRM)。本文旨在讨论这些芯片和功能。

公司信息: 

了解高速ADC的交流特性

作者:David Kress,ADI公司技术营销总监

内容提要

了解转换器的常见交流特性和概念,包括量化、采样、信纳比(SINAD)、有效位数(ENOB)、孔径抖动噪声、失真产物、无杂散动态范围(SFDR),有助于设计人员针对不同设计目标(如性能和成本等)优化转换器元件选择。

公司信息: 

ADI时钟抖动衰减器优化JESD204B串行接口功能

ADI最近推出一款高性能时钟抖动衰减器HMC7044,其支持JESD204B串行接口标准,适用于连接基站设计中的高速数据转换器和现场可编程门阵列(FPGA)。JESD204B接口专门针对高数据速率系统设计需求而开发,3.2 GHz HMC7044时钟抖动衰减器内置可以支持和增强该接口标准特性的独特功能。HMC7044提供50 fs抖动性能,可改善高速数据转换器的信噪比和动态范围。该器件提供14路低噪声且可配置的输出,可以灵活地与许多不同的器件接口。HMC7044还具有各种时钟管理和分配特性,使得基站设计人员利用单个器件就能构建完整的时钟设计。

公司信息: 

ADI推出中等功率驱动放大器


2015年9月7日,Analog Devices, Inc.最近推出一款中等功率分布式驱动放大器HMC1131,其工作频率范围为24到35 GHz。该放大器提供22 dB的增益和+35 dBm的输出IP3,并在1 dB增益压缩点提供+24 dBm的输出功率。新款放大器可减少实现期望输出功率和小信号增益所需的器件数量,支持更简单的发射配置和更高的集成度,从而降低开发成本,缩短设计时间。HMC1131基于GaAs(砷化镓)pHEMT(赝晶型高电子迁移率晶体管)设计,非常适合民用和防务通信系统,包括点对点和点对多点无线电、VSAT及SATCOM应用。HMC1131可提供+25 dBm的饱和输出功率(16% PAE),采用紧凑型无引脚4x4 mm陶瓷表贴封装。

公司信息: 

ADI推出超低功耗降压调节器

Analog Devices, Inc.最近发布了一款超低功耗降压调节器ADP5301,具有业界最高的超轻负载电源转换效率,可延长便携式设备的电池寿命。降压调节器ADP5301额定效率为90%,静态电流仅为180 nA,相比以前的器件能在更长时间内提供最大功率,非常适合物联网(IoT)应用,包括无线传感器网络和可穿戴设备,比如健身手环和智能手表。这款全新的器件采用紧凑型WLCSP封装,尺寸不足3.1 mm²,适合小尺寸应用。

公司信息: 

功耗/效能稳定性表现出色 CTDS ADC突破高频设计瓶颈

文 Gabriele Manganaro (亚德诺半导体高速数据转换器工程总监)

连续时间积分三角(CTDS)模拟数字转换器(ADC)是使用于音频系统、手机,以及行动电子装置的架构首选。此ADC架构能够实现高效率整合、讯号链缩减、低功耗及其他优点。虽然在高动态范围与功率消耗是主要需求的情况下,CTDS ADC的性能超越其他等级的ADC,然而其他类型的ADC已经成为蜂巢式通讯基础架构系统的主流选择,此乃归功于能够转换极低波段模拟输入讯号的能力。

公司信息: 

ADI推出零漂移精密运算放大器简化电路板设计

Analog Devices, Inc.最近发布全新系列高电压、低噪声、零漂移精密运算放大器的首款器件ADA4522-2,该系列产品片上集成电磁干扰(EMI)滤波能力,无需校准电路,从而降低系统噪声、成本、缩小电路板空间并缩短开发时间。双通道运算放大器ADA4522-2工作电源电压范围为4.5 V至55 V,噪声性能比最接近的竞争产品高出至少35%。新器件兼具精密运算放大器的易用性,以及零漂移运算放大器的超低失调和漂移性能。ADA4522-2适合各种应用,包括电子负载中的电流检测、电源和电机控制,以及仪器仪表和其它应用中的复合放大器失调校正。

公司信息: 

ADI 推出的RF设计工具现已支持Hittite微波产品

Analog Devices, Inc.,最近发布了广受欢迎的RF设计工具,支持ADI Hittite微波公司的产品。 ADI simRF™设计工具让工程师可以通过ADI的RF IC产品组合对RF和微波信号链建模。 ADI simRF Version 1.9增加了190款混频器、放大器、开关和衰减器,其中大部分来自Hittite的产品组合。 ADI simPLL™设计工具是一款全面且简单易用的锁相环(PLL)频率合成器设计和仿真工具。 ADI simPLL第4版升级后包含下列器件的模型:HMC703和HMC704 PLL、以及HMC830、HMC832、ADF4355、ADF4355-2和ADF5355集成式PLL以及VCO(压控振荡器)。

公司信息: 

ADI推出带24位转换器内核的高度集成模拟前端

Analog Devices, Inc.推出了两款模拟前端(AFE)器件,集成24位Σ-Δ型转换器内核,具有业界最佳的低功耗、低噪声和信号链集成度综合性能。 AD7124-4和AD7124-8 AFE可直接连接所有标准工业信号源和传感器输入,而功率要求却比同类器件降低40%。 其一流的功耗性能适合新型AFE,可用于一系列工业和仪器仪表应用,包括低功耗便携式设备。 AD7124-4(4个差分和7个伪差分输入)和AD7124-8 AFE(8个差分和15个伪差分输入)的高集成度可轻松灵活地支持多种类型的传感器输入,包括电阻温度检测器、热电偶、电压/电流输入和电流电桥,从而在简化设计架构的同时缩短设计周期。 新型AFE具有同类产品中最高的系统通道密度,可让设计人员缩小PCB尺寸,或在同样的电路板面积中将节省的空间用于扩充监控和连接功能。

公司信息: 

双环路时钟发生器可清除抖动并提供多个高频输出

作者:Kyle Slightom

随着数据转换器的速度和分辨率不断提升,对具有更低相位噪声的更高频率采样时钟源的需求也在不断增长。时钟输入面临的积分相位噪声(抖动)是设计师在设计蜂窝基站、军用雷达系统和要求高速和高性能时钟信号的其他设计时面临的众多性能瓶颈之一。普通系统有多个低频噪声信号,PLL 可将其上变频至更高频率,以便为这些器件提供时钟。单个高频 PLL可以解决频率转换问题,但很难设计出环路带宽足够低,从而能够滤除高噪声参考影响的PLL。搭载低频高性能VCO/VCXO 和低环路带宽的 PLL可以清除高噪声参考,但无法提供高频输出。高速和噪声过滤可以通过结合两个PLL 同时实现:先是一个低频窄环路带宽器件(用于清除抖动),其后是一个环路带宽较宽的高频器件。

公司信息: 

MEMS振动监控简介

作者:Mark Looney

MEMS惯性传感器在当今的众多个人电子设备中发挥着重要作用。 小尺寸、低功耗、易集成、强大功能性和卓越性能,这些因素促使着智能手机、游戏控制器、活动跟踪器、数码相框等装置不断创新。 此外,MEMS惯性传感器用于汽车安全系统可显著提高系统可靠性,并降低系统成本,使汽车安全系统能够应用于大多数汽车。

公司信息: 

基于FPGA的系统提高电机控制性能

作者:Andrei Cozma和Eric Cigan

简介
电机在各种工业、汽车和商业领域应用广泛。电机由驱动器控制,驱动器通过改变输入功率来控制其转矩、速度和位置。高性能电机驱动器可以提高效率,实现更快速、更精确的控制。高级电机控制系统集控制算法、工业网络和用户接口于一体,因此需要更多处理能力来实时执行所有任务。现代电机控制系统通常利用多芯片架构来实现:数字信号处理器(DSP)执行电机控制算法,FPGA 实现高速I/O 和网络协议,微处理器处理执行控制。

随着片上系统(SoC)的出现,例如集CPU 的灵活性与FPGA 的处理能力于一体的Xilinx® Zynq All Programmable SoC,设计人员终于能够将电机控制功能和其他处理任务纳入单个器件中。控制算法、网络和其他处理密集型任务被分流到可编程逻辑,而管理控制、系统监控与诊断、用户接口以及调试则由处理单元处理。可编程逻辑可以包含多个并行工作的控制内核,以实现多轴机器或多重控制系统。由于在单芯片上实现了完整的控制器,因此硬件设计可以更简单、更可靠、更便宜。

公司信息: 

了解PulSAR ADC支持电路

作者:Martin Murnane、Chris Augusta

逐次逼近型模数转换器使用了许多新技术来改善分辨率。了解这些器件工作原理对预防故障和错误很重要。本应用笔记将从一般上讨论使用SAR ADCs时易犯的错误,以及更重要地,如何预防这些问题。

公司信息: 

ADI推出2-50 GHz分布式功率放大器

ADI近日推出 HMC1127 和 HMC1126 MMIC(单芯片微波集成电路)分布式功率放大器。 这些新型功率放大器裸片涵盖 2-50 GHz 的频率范围,可简化系统设计并提高性能,频段之间无需射频开关。 各放大器 I/O 内部匹配 50 Ω 阻抗,方便轻松集成到多芯片模块中。 所有数据均由芯片获取,芯片通过长0.31 mm (12 mil)的两条 0.02 mm (1 mil)线焊连接。 HMC1126 和 HMC1127 基于 GaAs(砷化镓)pHEMT(赝晶型高电子迁移率晶体管)设计,非常适合仪器仪表、微波无线电与 VSAT 天线、航空航天与防务系统、电信基础设施以及光纤应用。

公司信息: